Den XC7A50T-3FGG484E gouf optimiséiert fir Low-Power Uwendungen déi Serien Transceiver, héich DSP a Logik Duerchgang erfuerderen. Bitt déi niddregsten Gesamtmaterialkäschte fir High-Throughput a kaschtempfindlech Uwendungen.
Den XC7A50T-3FGG484E gouf fir Low-Power Uwendungen optimiséiert, déi Serien Transceiver, héich DSP a Logik Duerchgang erfuerderen. Bitt déi niddregsten Gesamtmaterialkäschte fir High-Throughput a kaschtempfindlech Uwendungen.
Funktionell Fonctiounen
Fortgeschratt High-Performance FPGA Logik baséiert op richteg 6-Input Lookup Table Technologie, konfiguréierbar als verdeelt Erënnerung.
36 Kb Dual Port Block RAM mat agebauter FIFO Logik fir On-Chip Datenbuffering.
High-Performance SelectIO ™ Technologie, ënnerstëtzt DDR3-Interfaces bis zu 1866 Mb/s.
Héichgeschwindeg Serienverbindung, agebaute Gigabit Transceiver, mat Geschwindegkeete vu 600 Mb/s bis bis 6,6 Gb/s an dann op 28,05 Gb/s, bitt e spezielle Low-Power Modus optimiséiert fir Chip zu Chip Interfaces.
D'Benotzer konfiguréierbar Analog Interface integréiert en Dual Channel 12 Bit 1MSPS Analog-zu-Digital Konverter an On-Chip thermesch a Kraaftsensoren.
Digital Signal Prozessor Chip, equipéiert mat 25 x 18 Multiplikatore, 48 Bit Akkumulator, a Pre Leeder Diagramm fir héich-Performance Filteren, dorënner optimiséiert symmetresch Koeffizient Filteren.
E mächtege Clock Management Chip deen Phase-gespaarten Loops an Hybrid Modus Clock Management Moduler kombinéiert, fäeg fir héich Präzisioun a geréng Jitter z'erreechen.
PCIe integréiert Block, gëeegent fir bis zu x8 Gen3 Endpunkt a Root Port Designs.
Multiple Konfiguratiounsoptiounen, dorënner Ënnerstëtzung fir Commodity Storage, 256 Bit AES Verschlësselung mat HRC / SHA-256 Authentifikatioun, a gebauter SEU Detektioun a Korrektur.