D'XCKU115-3FLVF1924E Feld programméierbar Gate-Array kann extrem héich Signalveraarbechtungsbandbreedung an Mid-Range-Geräter an nächster Generatioun Transceiver erreechen. FPGA ass en Halbleitergerät baséiert op enger konfiguréierbarer Logikblock (CLB) Matrix verbonnen duerch e programméierbaren Interconnect System
D'XCKU115-3FLVF1924E Feld programméierbar Gate-Array kann extrem héich Signalveraarbechtungsbandbreedung an Mid-Range-Geräter an nächster Generatioun Transceiver erreechen. FPGA ass en Hallefleitgerät baséiert op enger konfiguréierbarer Logikblock (CLB) Matrix, déi duerch e programméierbaren Interconnect System verbonne gëtt. Kann fir Paketveraarbechtung an 100G Netzwierker an Datenzenter Uwendungen benotzt ginn. Si sinn och héich gëeegent fir DSP intensiv Veraarbechtung erfuerderlech fir déi nächst Generatioun medizinesch Imaging, 8k4k Video, an heterogen drahtlose Infrastruktur. Optimiséiert fir 20nm Systemleistung an Integratioun, benotzt Single-Chip an nächst Generatioun stackéiert Silicon Interconnect (SSI) Technologie.
charakteristesch
● Programméierbar System Integratioun
Bis zu 1,5M System Logik Eenheet, déi zweet Generatioun 3D IC benotzt
Multiple integréiert PCI Express ® Gen3 Kernel
● System Leeschtung verbesseren
8.2 TeraMAC DSP computational Leeschtung
Héich Notzungsquote erhéicht d'Geschwindegkeet ëm zwee Niveauen
All Apparat huet bis zu 64 16G Transceiver déi Backplanes ënnerstëtzen
2400Mb / s DDR4, kapabel vun stabil Operatioun ënner verschiddene PVT Konditiounen
● Reduzéiert BOM Käschten
Héich Systemintegratioun, reduzéiert Applikatioun BOM Käschten ëm bis zu 60%
● 12.5Gb / s transceiver mat Minimum Vitesse gläich Polaritéit
Medium Geschwindegkeetsniveau kann 2400Mb/s DDR4 ënnerstëtzen
VCXO Integratioun kann d'Käschte vun Auer Komponente reduzéieren