XC7K325T-2ffg900i gëtt benotzt fir mam Host System ze verbannen. Mat der 7 Serie Bilddiagement benotzen den Xilinx säi ungerséchend Architrienter ze schützen op 3 Serie ze schützen. Déi onbewosst Architekture huet Universal Komponenten, mat Logikstruktur, blockéiert d'RAM, DSP, CLOCK, AMOCK, Anhaleven (AMS), a séier Zil, an der 7 Serie. D'Famillxex-7 fpeg Architorure Grouss knouen Entwécklungszäit, erowéindeg, waarden op Produkt Diffenzien fir Migratioun.
XC7K325T-2ffg900i gëtt benotzt fir mam Host System ze verbannen. Mat der 7 Serie Bilddiagement benotzen den Xilinx säi ungerséchend Architrienter ze schützen op 3 Serie ze schützen. Déi onbewosst Architekture huet Universal Komponenten, mat Logikstruktur, blockéiert d'RAM, DSP, CLOCK, AMOCK, Anhaleven (AMS), a séier Zil, an der 7 Serie. D'Famillxex-7 fpeg Architorure Grouss knouen Entwécklungszäit, erowéindeg, waarden op Produkt Diffenzien fir Migratioun.
XC7K325T-2ffg900I Produkt Eegeschaften
Produkt Type: FPGA - Feldprogrammbar Gate Array
Serie: XC7K325T
Zuel vu Logik Komponenten: 326080 l
Zuel vun den Input / Ausgaben Terminaler: 500 ech / o
Power Versuergungspannung - Minimum: 970 MV
Power Versuergungspannung - maximal: 1.03 v
Minimum Operatioun Temperatur: -40 ° C
Maximum Aarbechtsëmtioun: +100 c
Daten Taux: 12,5 GB / s
Zuel vun den Transcetten: 16
Installatiounsstil: SMD / SMT
Package / Këscht: FBGA-900
Verdeelt Ram: 4000 Gewunnecht
Embedded Block Ram - EB: 16020 Gewunnecht
Maximum Betrib Frequenz: 640 MHZ
Fiichtegkeet Sensibilitéit: Jo
Zuel vu logesche Array Blocks - Labo: 25475 Lab
Schafft Power Versuergungspannung: 1,2 v bis 3.3 v
Markennumm Numm: Kindex